製品

XA6SLX25-2CSG324Q(オリジナルパッケージでの在庫販売)

簡単な説明:

品番:XA6SLX25-2CSG324Q-ND

メーカー:AMD ザイリンクス

メーカー番号:XA6SLX25-2CSG324Q

記述:IC FPGA 226 I/O 324CSBGA

拡張:自動車、AEC-Q100、Spartan®-6 LX XA フィールド プログラマブル ゲート アレイ (FPGA) IC 226 958464 24051 324-LFBGA,CSPBGA

 


製品の詳細

製品タグ

製品特性:

タイプ 説明
カテゴリー 集積回路 (IC)  埋め込み  FPGA (フィールド プログラマブル ゲート アレイ)
メーカー AMD ザイリンクス
シリーズ 自動車、AEC-Q100、Spartan®-6 LX XA
パッケージ トレイ
商品状態 発売中
LAB/CLB番号 1879年
論理要素/セルの数 24051
合計 RAM ビット 958464
I/O番号 226
電圧電源 1.14V~1.26V
設置タイプ 表面実装タイプ
作業温度 -40℃~125℃(TJ)
パッケージ・筐体 324-LFBGA,CSPBGA
サプライヤーのデバイス パッケージ 324-CSPBGA(15×15)
基本品番 XA6SLX25

概要:

FPGA のザイリンクス オートモーティブ (XA) Spartan®-6 ファミリは、大量の車載アプリケーション向けに最小の総コストで最先端のシステム統合機能を提供します。この 10 メンバー ファミリは、3,840 ~ 101,261 ロジック セルの拡張密度と、より高速で包括的な接続を提供します。XA Spartan-6 ファミリは、コスト、電力、パフォーマンスの最適なバランスを実現する成熟した 45 nm 低電力カッパー プロセス テクノロジに基づいて構築されており、新しい、より効率的なデュアル レジスタ 6 入力ルックアップ テーブル (LUT) を提供します。 ) ロジックと組み込みのシステム レベル ブロックの豊富な選択肢。これらには、18Kb (2 x 9Kb) ブロック RAM、第 2 世代 DSP48A1 スライス、SDRAM メモリ コントローラー、拡張混合モード クロック管理ブロック、SelectIO™ テクノロジ、電力最適化された高速シリアル トランシーバー ブロック、PCI Express® 互換エンドポイント ブロックが含まれます。 、高度なシステム レベルの電源管理モード、自動検出構成オプション、および AES とデバイス DNA 保護による強化された IP セキュリティを備えています。これらの機能は、これまでにない使いやすさを備えた、カスタム ASIC 製品に代わる低コストのプログラム可能な代替品を提供します。XA Spartan-6 FPGA は、柔軟でスケーラブルな量産ロジック デザイン、高帯域幅の並列 DSP 処理デザイン、および複数のインターフェイス規格が必要なコスト重視のアプリケーションに最適なソリューションを提供します。XA Spartan-6 FPGA は、ターゲット デザイン プラットフォーム向けのプログラマブル シリコン基盤であり、統合されたソフトウェアおよびハードウェア コンポーネントを提供し、設計者が開発サイクルの開始直後からイノベーションに集中できるようにします。XA Spartan-6 FPGA 機能の概要 • XA Spartan-6 ファミリ: • XA Spartan-6 LX FPGA: 最適化されたロジック • XA Spartan-6 LXT FPGA: 高速シリアル接続 • オートモーティブ温度: • I グレード: Tj = – 40°C ~ +100°C • Q グレード : Tj = –40°C ~ +125°C • 自動車規格 : • ザイリンクスは ISO-TS16949 準拠 • AEC-Q100 認定 • 製造部品承認プロセス (PPAP) ドキュメント •ご要望に応じて、AEC-Q100 認定を超えて利用可能 • 低コスト設計 • 複数の効率的な統合ブロック • 最適化された I/O 規格の選択 • 互い違いのパッド • 大量のプラスチック ワイヤ ボンディング パッケージ • 低静的および動的電力 • 最適化された 45 nm プロセスコストと低消費電力を実現 • ハイバネート パワーダウン モードでゼロ電力を実現 • サスペンド モードは、マルチピン ウェイクアップ、制御強化により状態と構成を維持 • 高性能 1.2V コア電圧 (LX および LXT FPGA、-2 および -3 スピード グレード) • マルチ電圧、マルチスタンダードの SelectIO インターフェイス バンク • あたり最大 1,080 Mb/s のデータ転送速度差動 I/O • 選択可能な出力駆動、ピンあたり最大 24 mA • 3.3V ~ 1.2VI/O 規格およびプロトコル • 低コストの HSTL および SSTL メモリ インターフェイス • ホット スワップ対応 • 調整可能な I/O スルー レートによりシグナル インテグリティを向上• LXT FPGA の高速 GTP シリアル トランシーバー • 最大 3.2 Gb/s • シリアル ATA および PCI Express を含む高速インターフェイス • 効率的な DSP48A1 スライス • 高性能演算および信号処理 • 高速 18 x 18 乗算器および 48 -bit アキュムレータ • パイプラインおよびカスケード機能 • フィルター アプリケーションを支援する前置加算器 • 統合メモリ コントローラー ブロック • DDR、DDR2、DDR3、および LPDDR サポート • 最大 800Mb/s のデータ レート • 独立した FIFO を備えたマルチポート バス構造デザインのタイミングの問題を軽減 • ロジック容量が増加した豊富なロジック リソース • オプションのシフト レジスタまたは分散 RAM のサポート • 効率的な 6 入力 LUT により、パフォーマンスが向上し、電力が最小化されます • パイプライン中心のアプリケーション向けのデュアル フリップフロップを備えた LUT • ブロック RAM w• バイト書き込みが可能な高速ブロック RAM • オプションで 2 つの独立した 9Kb ブロック RAM としてプログラム可能な 18Kb ブロック • パフォーマンスを向上させるクロック管理タイル (CMT) • 低ノイズで柔軟なクロッキング • デジタル クロック マネージャー(DCM) によりクロック スキューとデューティ サイクルの歪みが解消 • 低ジッタ クロッキング用のフェーズ ロック ループ (PLL) • 乗算、除算、および位相シフトを同時に行う周波数合成 • 16 の低スキュー グローバル クロック ネットワークコスト標準 • 2 ピンの自動検出構成 • 広範なサードパーティ SPI (最大 x4) および NOR フラッシュのサポート • ウォッチドッグ保護を使用した、複数のビットストリームによるリモート アップグレード用のマルチブート サポート • デザイン保護のための強化されたセキュリティ • 固有のデバイス DNA 識別子設計認証 • XA6SLX75、XA6SLX75T、および XA6SLX100 デバイスでの AES ビットストリーム暗号化 • PCI Express デザイン用の統合エンドポイント ブロック (LXT) • 低コスト PCI® テクノロジ support は、33 M​​Hz、32 ビットおよび 64 ビット仕様と互換性があります。• 強化された低コストの MicroBlaze™ 32 ビット ソフト プロセッサによる組み込み処理の高速化 • 業界をリードする IP およびリファレンス デザイン • IP、開発ボード、および設計サービスを備えた強力な自動車固有のサードパーティ エコシステム


  • 前:
  • 次:

  • メッセージを残す

    関連製品

    メッセージを残す